(答案)
一、填空题
1.要组成容量为16K*32位存放器,需要__16___片4K*8位RAM芯片相联,该存放器地址线___14____位,数据线有_____32_____位。
2.微程序入口地址是依据___指令操作码__经过__译码___产生。
3.一个8位寄存器中十六进制数据A3H,经过一次小循环右移后变成___D1H__,再经过一次逻辑右移后变成___68H______。
4.Pentium处理器能够运行在两种模式:实模式和 保护模式 ,其中实模式访存空间为___1M_____.
5.多体交叉存放器有两种访问方法:一个是同时访问 | ,另一个是 | 交 | |
| | ||
叉访问 | ,其中后者要增加数据总线宽度。 | ||
6.指令系统 | 是计算机系统性能集中表现,是软件和硬件界面。 | ||
二、选择题 |
| ||
1. 答:(1)芯片引出线中数据线16位,地址线14位,控制信号引出线有W/R、CS,加上电源三、计算题 | |||
线,接地线累计34条引出线。
(2)存放器芯片地址范围是0000H~3FFFH
2.
答:T=(4+1000-1)×(1/16)×10-6
=6.26875×10-5
四、分析题
1.有一个16K×16位存放器,由1K×4位DRAM芯片组成.(芯片是×结构)。问:
(1)共需要多少RAM芯片?(片)
(2)存放体组成框图(略)
(3)采取异步刷新方法,如单元刷新间隔不超出2ms,则刷新信号周期是多少?
(/=31.25us,故取信号周期为30us)
(4) 设存放周期是0.1us,如采取集中刷新方法,存放器刷新一遍最少用多少读/写周期? 死时间是多少?
(个读/写周期,死时间是×0.1=6.4us)
2.要求用128K×16位SRAM芯片设计256K×16位存放器,用K×16位EPROM芯片组成128 K×16只读存放器,试问:
(1)数据寄存器多少位?(16位)
(2)地址寄存器多少位?(19位)
(3)两种芯片各需多少片?(2,2)
(4)EPROM地址从00000H开始,RAM地址从40000H开始,画出存放器框图。(A18、A17、A16做为片选信号,图略)
3.用8K×8位ROM芯片和8K×4位RAM芯片组成存放器,按字节编址,其中RAM地址为
即需要6片,高位地址为000—010;
ROM芯片片内地址为A0—A12共13位,ROM总容量为16K,需要2片,高位地址 为110—111,故高3位作为片选输入信号。
4.设机器指令字长12位,每个地址码3位,采取操作码扩展技术,设计4条三地址指令,16 条二地址指令,条一地址指令和16条零地址指令,请具体给出指令操作码扩展方案。
答:多种指令格式设计以下:
000*** *** *** 4条3地址指令
011 *** *** ***
100 000 *** *** 16条2地址指令
101 111 *** ***
110000 000 *** 条1地址指令
110111 111 ***
111000 000 000 16条0地址指令
111000 001 111
6.设机器字长和指令字长均为24位,某指令系统能够完成108种操作,且含有直接、间接、变址、基址、相对、立即6种寻址方法,则确保最大范围内直接寻址前提下,指令字中操作码占几位?寻址特征位占几位?能够直接寻址范围是多少?一次间接寻址范围是多少?
答:OP占7位,寻址特征位3位,可直接寻址范围是214,即0000H-3FFFH一次间接寻址范围是224,即000000H-FFFFFFH
7.某微程序控制计算机,微指令采取水平型编码方案,采取判定方法决定下址,其中微命令有20个,能够判定外部条件有4个,控制存放器容量为128×30位,请完成下面问题:
(2)画出控制器组成框图。 (1)设计微指令具体格式
五、设计题8.某机关键功效部件图所表示,其中M为主存,MBR为主存数据寄存器,MAR为主存地址寄存器,IR为指令寄存器,PC为程序计数器,R0~~R3为通用寄存器,C,D为暂存器
(1)请补充各部件之间关键联结线,并注明数据流动方向
(2)画出“ADD(R1),(R2)+”指令周期步骤图。
该指令含义是进行求和运算,源操作数地址在R1中,目标操作数寻址方法为自増型寄存器间接寻址方法(先取地址后加1)。
答:
Copyright © 2019- 0527ly.com 版权所有
违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com
本站由北京市万商天勤律师事务所王兴未律师提供法律服务